您現在的位置是:首頁 > 飲食

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

由 Tronlong創龍科技 發表于 飲食2023-02-04
簡介核心板透過郵票孔連線方式引出CAN、UART、SPI、TWI(I2C)、EMAC、USB、LVDS DISPLAY、RGB DISPLAY、MIPI DSI、CVBS INOUT、CSI等介面,支援1080P@60fps JPEGMJP

什麼是物理塊或頁框

核心板簡介

創龍科技SOM-TLT113是一款基於全志科技T113-i雙核ARM Cortex-A7 + 玄鐵C906 RISC-V + HiFi4 DSP異構多核處理器設計的全國產工業核心板,ARM Cortex-A7處理單元主頻高達1。2GHz。核心板CPU、ROM、RAM、電源、晶振等所有器件均採用國產工業級方案,國產化率100%。

核心板透過郵票孔連線方式引出CAN、UART、SPI、TWI(I2C)、EMAC、USB、LVDS DISPLAY、RGB DISPLAY、MIPI DSI、CVBS IN/OUT、CSI等介面,支援1080P@60fps JPEG/MJPEG影片硬體編碼,支援4K@30fps H。265、4K@24fps H。264影片硬體解碼。

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 1 核心板正面圖

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 2 核心板背面圖

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 3 核心板斜檢視

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 4 核心板側檢視

典型應用領域

工業控制

工業閘道器

儀器儀表

能源電力

軌道交通

軟硬體引數

硬體框圖

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 5 核心板硬體框圖

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 6 T113-i處理器功能框圖

硬體引數

表 1

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

備註:

部分引腳資源存在複用關係。

軟體引數

表 2

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

開發資料

提供核心板引腳定義、可編輯底板原理圖、可編輯底板PCB、晶片Datasheet,協助國產元器件方案選型,縮短硬體設計週期;

提供系統固化映象、核心驅動原始碼、檔案系統原始碼,以及豐富的Demo程式;

提供完整的平臺開發包、入門教程,節省軟體整理時間,讓應用開發更簡單。

開發案例主要包括:

Linux、Linux-RT、Qt應用開發案例

HiFi4 DSP開發案例

ARM + HiFi4 DSP核間通訊開發案例

IgH EtherCAT主站、CAN開發案例

4G/WIFI/Bluetooth/NB-IoT/ZigBee/LoRa開發案例

LVDS、LCD、MIPI、HDMI、CVBS多媒體顯示開發案例

H。264、H。265影片開發案例

Docker容器技術、MQTT通訊協議案例、Ubuntu作業系統演示案例

翼輝SylixOS國產作業系統演示案例(計劃)

8/16通道國產同步AD採集開發案例(與AD7606/AD7616管腳相容)(計劃)

ARM與FPGA通訊開發案例(SPI/CSI)(計劃)

電氣特性

工作環境

表 3

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

功耗測試

表 4

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

備註:

功耗基於TLT113-EVM評估板測得。測試資料與具體應用場景有關,僅供參考。

空閒狀態:

系統啟動,評估板不接入其他外接模組,不執行程式。

滿負荷狀態:

系統啟動,評估板不接入其他外接模組,執行DDR壓力讀寫測試程式,

2個ARM Cortex-A7核心的資源

使用率約為100%。

機械尺寸

表 5

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 7 核心板機械尺寸圖

產品型號

表 6

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

型號引數解釋

ARM+DSP異構多核——全志T113-i+玄鐵HiFi4核心板規格資料分享

圖 8

推薦文章